LGA1156を高速化
昨年末に導入されたIntelのLGA1156プラットフォームは、称賛(印象的なパフォーマンスをもたらした)と苦情(LGA 775のアップグレードパスを完全に破壊した)の対象でした。予算に熱心な人は、ついにIntelのNehalemアーキテクチャを利用できるようになりましたが、設計のほぼすべての側面に問題がありました。
まず、CPUベースのPCIe 2.0コントローラーは、以前のチップセットベースのコントローラーよりも遅延が少なかったが、全帯域幅で16レーンしか装備されていなかった(最大2つのデバイスをサポート)。次に、P55PCHから発生する8つのいわゆるPCIe2.0リンクは、2.5 Gb/sの半分のビットレートで動作しました。このエディターは、PCIeの制限は、ミッションクリティカルではないアプリケーション(X58のつま先を踏まない)でのx4 RAIDカードでの使用を防ぐことを目的としていると考えていますが、意図された市場への実際の影響は、SATA 6Gb/sとUSBでした。 3.0コントローラーは通常、意図したパフォーマンスレベルの半分に制限されていました。とにかく、何かをしなければなりませんでした。
その何かは、Intelの最大のライバルであるAMDの好意で私たちにもたらされました。AMDの主流のチップセットには、IntelがP55を発表する前に、PCIe 2.0レーンがすでに残っていて、レガシー製品でUSB3.0およびSATA6Gb/sコントローラーを適切にサポートしています。AMDは、SATA 6Gb/sが統合された新しいサウスブリッジも設計しました。さらに悪いことに、IntelはUSB 3.0の開発者として、LGA1156プラットフォームを設計する前から帯域幅の問題を知っていました。LGA 1156は優れたCPUとシングルGPUのパフォーマンスを提供しましたが、P55プラットフォームの帯域幅の制限は依然として恥ずかしいものです。
ありがたいことに、Intelのチップセットの歴史におけるその章は間もなく終了します。実際、これを実現してくれたことに感謝する読者がいます。顧客は、主流のプラットフォームにSATA 6Gb / sのサポートを含めるようにインテルにますます圧力をかけています。同社の戦略は、組織化された抗議者が暴動に転じる約3秒前に、常に顧客の需要に対応することでした(編集:これは、 Kシリーズモデルの外でのオーバークロックの不器用な状態についてさらに声を上げますか?)
ハードドライブのパフォーマンスの向上に加えて、Intelの今後のP67 Express PCHは、PCIeベースのDMIインターフェイスのスループットを向上させ、8つのPCIe2.0レーンのうち少なくとも4つに同時に全帯域幅を提供します。つまり、USB 3.0コントローラーも最大限の可能性を発揮できるようになり、一部のマザーボード設計ではPCIe2.0x4コントローラーカードの真のサポートがオプションになります。
それでも、いつものように、落とし穴があります。Intelは、新しいCPUが必要になると考えてほしいと思っています。ASRockは同意しません。